Intel Core 2 Duo E8800 (ES)
Intel Core 2 Duo E6200 (ES)
Intel Core 2 Duo E7700
Intel Pentium II 266 (0,35µ)
Intel Core 2 Duo E7800
AMD EPYC 3101
|
|||
Marque | AMD | ||
Modèle | EPYC | ||
Architecture | x86 | ||
Nom de code | Snowy Owl | ||
Fréquence (Nominale/Boost) | 2.1 GHz/2.9 GHz | ||
Coeurs/Threads | 4/8 | ||
Type de marché ciblé | Appareils embarqués | ||
Format | SP4r2 | ||
Caractéristiques mécaniques | |||
Dimensions | 4,5x4,5 cm | Finesse de gravure | 14 nm |
Taille du Die | 213 mm² | Nombre de transistors | 4800000000 |
Caractéristiques électriques | |||
Tension | ??? | TDP | 35 W |
Bus | |||
Type de Bus | PCI-Express 3.0 | Largeur | 64 bits |
Caches | |||
Cache L1 (data) | 4x32 Ko | Cache L1 (instruction) | 4x64 Ko |
Cache L2 | 4x512 Ko | Cache L3 | 8 Mo |
Autres informations | |||
Date de sortie | 21 février 2018 | ||
Fonctions/Spécificités |
16-bit Floating-Point conversion instructions (F16C) 3-operand Fused Multiply-Add instructions (FMA3) Advanced Vector Extensions (AVX) Advanced Vector Extensions 2 (AVX2) AES New Instructions BMI Enhanced Virus Protection (EVP) MMX Pacifica Precision Boost 2 Pure Power Secure Hash Algorithm extensions (SHA) Secure Mode Execution Protection (SMEP) Simultaneous MultiThreading (SMT) SSE SSE2 SSE3 SSE4.1 SSE4.2 SSE4a SSSE3 Supervisor Mode Access Prevention (SMAP) x86-64 instructions |
||
Périphériques intégrés |
4 Contrôleur Ethernet 10Gb Contrôleur hôte SMBus Contrôleur I2C Contrôleur mémoire DDR4-2666 Dual Channel Contrôleur PCI-Express 3.0 64 lignes Contrôleur Serial-ATA 3.0 Contrôleur USB 3.0 Horloge temps réel Interface LPC Interface SPI Ports E/S génériques UART High Speed |
||
Référence Produit | PE3101BIR4KAF (OEM) | ||
Rareté | |||
Dans collection ? | non | ||
Benchmarks | |||
BOX OF 10 NEW PARKER 3101 06 19 MALE CONNECTOR PIPE | $49.0 | ||
VINTAGE INTEL C3101 GRAY TRACE COMPUTER CHIP!!! | $1200.0 |