Cyrix 486DRx²20/40
Cyrix 486DRx²16/32
Cyrix 486DRx²20/40
Cyrix 486DRx²25/50
Cyrix 486DRx²33/66
AMD EPYC 9654P
|
|||
Marque | AMD | ||
Modèle | EPYC | ||
Architecture | x86 | ||
Nom de code | Genoa | ||
Fréquence (Nominale/Boost) | 2.4 GHz/3.7 GHz | ||
Coeurs/Threads | 96/192 | ||
Format / Support | FC-OLGA-6096 / Socket SP5 | ||
Caractéristiques mécaniques | |||
Dimensions | 7,54x7,2 cm | Finesse de gravure | 5 nm |
Taille du Die (CPU+IGP) | 12x72.225+396.64 mm² | Nombre de transistors | 90000000000 |
Caractéristiques électriques | |||
Bus | ??? | Coefficient | ??? |
Tension | ??? | TDP | 360 W |
Caches | |||
Cache L1 (data) | 96x32 Ko | Cache L1 (instruction) | 96x32 Ko |
Cache L2 | 96x1024 Ko | Cache L3 | 12x32768 Ko |
Autres informations | |||
Date de sortie | 10 novembre 2022 | ||
Prix au lancement | $10625 (tarif OEM - par lot de 1000) | ||
Fonctions/Spécificités |
16-bit Floating-Point conversion instructions (F16C) 3-operand Fused Multiply-Add instructions (FMA3) Advanced Vector Extensions (AVX) Advanced Vector Extensions 2 (AVX2) Advanced Vector Extensions 512 (AVX-512) Advanced Vector Extensions 512 BF16 (AVX-512 BF16) AES New Instructions AVX-512 Vector Neural Network Instructions (AVX512 VNNI) BMI Enhanced Virus Protection (EVP) MMX Pacifica Precision Boost 2 Pure Power Secure Boot Secure Encrypted Virtualization (SEV) Secure Hash Algorithm extensions (SHA) Secure Memory Encryption (SME) Secure Mode Execution Protection (SMEP) Simultaneous MultiThreading (SMT) SSE SSE2 SSE3 SSE4.1 SSE4.2 SSE4a SSSE3 Supervisor Mode Access Prevention (SMAP) x86-64 instructions |
||
Périphériques intégrés |
Contrôleur mémoire DDR5-4800 12 channels Contrôleur PCI-Express 5.0 128 lignes Contrôleur CXL1.1+ 64 lignes AMD Secure Processor (PSP) Contrôleur I2C Contrôleur I3C Contrôleur Serial-ATA 3.0 Contrôleur USB 3.2 Gen2 Interface SPI Ports E/S génériques UART High Speed |
||
Référence Produit | 100-000000803 (OEM, B1) | ||
Rareté | |||
Dans collection ? | non | ||
Benchmarks |