Intel Core 2 Duo E8800 (ES)
Intel Core 2 Duo E6200 (ES)
Intel Core 2 Duo E7700
Intel Core 2 Duo E7800
Intel Pentium II 266 (0,35µ)
AMD EPYC 7H12
|
|||
Производитель | AMD | ||
Модель | EPYC | ||
Архитектура | x86 | ||
Кодовое название | Rome | ||
Частота ядра (Номинальная/Boost) | 2600/3300 MHz | ||
Количество ядер | 64 | ||
Targeted market | Serveurs | ||
Корпус/Сокет | LGA-4094 / Socket SP3 | ||
Информация о габаритах | |||
Размер корпуса | 7,54x5,85 cm | Технология производства | 0,007 µm |
Размер кристалла (CPU+IGP) | 8x74+416 mmІ | Кол-во транзисторов (CPU+IGP) | 8x3900000000+8340000000 |
Электр. параметры | |||
Напряжение | ??? | TDP | 280 W |
Частота шины | |||
Шина тип | Infinity Fabric+PCI-Express 4.0 | мощность | 64 bits |
Базовые часы | 100 MHz | Множитель | 33.0x |
Vitesse bus Infinity Fabric+PCI-Express 4.0 | 25.6 GT/s | ||
Caches | |||
L1 кэш (данные) | 64x32 KB | L1 кэш (инструкции) | 64x64 KB |
L2 кэш | 64x512 KB | L3 кэш | 256 MB |
Другая информация | |||
Дата выхода | |||
Функции/Особенности |
16-bit Floating-Point conversion instructions (F16C) 3-operand Fused Multiply-Add instructions (FMA3) Advanced Vector Extensions (AVX) Advanced Vector Extensions 2 (AVX2) AES New Instructions BMI Enhanced Virus Protection (EVP) MMX Pacifica Precision Boost 2 Pure Power Secure Hash Algorithm extensions (SHA) Secure Mode Execution Protection (SMEP) Simultaneous MultiThreading (SMT) SSE SSE2 SSE3 SSE4.1 SSE4.2 SSE4a SSSE3 Supervisor Mode Access Prevention (SMAP) x86-64 instructions |
||
Integrated peripherals |
Контроллёр памяти DDR4-3200 Octo Channel Contrфleur PCI-Express 4.0 128 lignes Contrфleur Serial-ATA 3.0 Contrфleur USB 3.0 Contrфleur I2C SPI Interface LPC interface SMBus Host controller High Speed UART General Purpose I/O pins Horloge temps rйel |
||
Номер детали | 100-000000055 (OEM), 100-000000055WOF (BOX) | ||
Редкость |
![]() |
||
В коллекции? | нет |